Première page Précédent Suivant Dernière page Résumé Image
Eléments de conception des caches
Taille du cache : assez petite pour que le coût global des accès soit proche de celui de la mémoire centrale seule mais assez grande pour être efficace.
- Ex : IBM 360 (1968) 16Ko, Intel 486 (1989) 8Ko, Intel Pentium (1993) 8Ko/8Ko + 512 Ko, Itanium (2001) 16Ko/16Ko + 96Ko + 4 Mo
Taille des blocs : assez grande pour accéder pendant longtemps à des données consécutives mais par trop grande car sinon il y a peu de blocs et donc on écrase des blocs utiles.
Nombre de caches : la taille des composants diminue donc il est possible d'intégrer dans la puce plusieurs caches.
- En général, un (ou deux) cache interne L1 plus un cache externe L2.
- L1 : unifié ou séparé (instructions/données).
Notes: